回到首页
个人.家庭.数字化 - 数位之墙



行业动态 赛灵思ISE Design Suite 13.2全面提升设计者的生产力
世纪奥美公关 本新闻稿发布于2011/07/07,由发布之企业承担内容之立场与责任,与本站无关

并针对Kintex-7与Vitex-7FPGA提供部分可重新配置功能 最新版本亦包括针对Virtex-7质量之提升,强化多项Planahead的功能及持续推展随插即用IP计划

 
■ 发布/轮播新闻稿 新闻稿直达14万电子报订户刊登新闻稿:按此 想在你的Blog上轮播行业动态按此
 



全球可编程平台领导厂商美商赛灵思(Xilinx, Inc.(NASDAQ:XLNX))今日宣布发表ISE® Design Suite 13.2,可为28奈米7系列元件提供多方面支持,包括可支持最近推出已展示给客户的Virtex(R)-7 VX485T元件。而且此款ISE Design Suite最新版本能让采用Virtex®-7 2000T元件之设计方案提升25%效能,此元件是采用堆叠式矽晶互连技术所打造并内建业界密度最高的FPGA。此最新版ISE软件针对PlanAhead™设计与分析工具加入多项改良功能,不但可支持Virtex-7 与Kintex™-7元件部分可重配置,并可提供集成前端至后端的专案管理环境,并针对采用Spartan®-6 FPGA、Virtex-6 FPGA以及所有三款7系列元件的设计方案提升其生产力,包括为低成本Artix™-7系列提供初期支持。

透过PlanAhead工具提升生产力
屡获奖项的ISE Design Suite不但能为研发业者提供所需工具,以支持全球团队合力研发模式,并能针对关键的设计因素快速提供反馈,并可运用XPower Estimator工具针对低功耗最佳化提供最佳战略,并可透过智能时脉闸控技术,进移动态功耗调降 ― 这些功能都可透过PlanAhead工具来达成。

PlanAhead工具从一款世界级I/O针脚规划与布局工具,进化成一个可加快生产时程的全方位开发环境。PlanAhead工具充分集成前端至后端环境,在每个设计周期阶段都能进行设计分析 ― 包括RTL开发、IP集成、验证、合成、布局与绕线等,最终结果可达成快速汇整在功耗、资源使用率、以及效能等方面之设计目标,并缩短设计修改所耗费之时间。

赛灵思公司软件与工具营销资深总监Tom Feist表示:「PlanAhead在生产力方面的一项重要优势,就是将设计创作、分析、规划、以及建置等功能紧密集成。传统的FPGA流程中,仅在设计流程后期才会出现关键设计参数的反馈功能。包括合成、布局与绕线在内的执行阶段,一直是赛灵思很重视的焦点,减少设计修改的次数,和加快研发流程一样重要。前端的设计分析以及设计维护流程,可确保采用我们新款7系列元件的客户,在每个执行步骤中都维持关键的时序状态。」

PlanAhead工具的众多强化功能包括新的时域互动报告、多国语言翻译的工具说明提供、及针对7系列覆晶BGA(FFG)封装的同步切换输出技术(SSO) 支持。而XPower Estimator (XPE)工具也加入多项更新功能,让研发业者能在高精准模式下预测元件耗电量、并可观察赛灵思选择台积电高介电层/金属闸(HKMG)产品的高效能与低功耗制程,以及涵盖各系列元件的统一FPGA架构所产生的影响,而且赛灵思也能在绝大多数的设计案中,为所有等级的FPGA提供同级中最低功耗之产品。如欲了解更多关于赛灵思在低功耗方面的优势请浏览赛灵思网站:www.xilinx.com/power。

持续推动随插即用IP计划
为进一步支持赛灵思的随插即用IP计划,ISE Design Suite 13.2能在CORE Generator™系统中支持Advance eXtensible Interface (AXI) 互连介面,使设计者可以建置更高效能的点对点架构。而如果是设计团队自行开发与AXI兼容的IP,现在就能采用可选式的总线功能模组(AXI BFM) 进行IP验证,藉以模拟AXI互连通信协议,如此即可轻松确保所有介面的数据处理皆能正常运作(更多详细讯息请参考下列网页中的用户指南:
AXI Bus Functional Model v1.1-http://www.xilinx.com/support/documentation/sw_manuals/xilinx13_1/ug783_axi_bfm.pdf)。
AXI BFM目前亦支持ISim、Cadence、Mentor、以及Synopsys的模拟器,用户现在亦可透过Embedded Development Kit开发套件来存取AXI_PCIe核心,开始进行采用Virtex-6与Spartan-6 FPGA的设计方案。此外,Embedded Development Kit套件中的ChipScope™ AXIMonitor核心现在能监看AXI3介面的动态,并内含可选式的AXI Protocol Checker检查工具。AXI Protocol Checker是针对ARM System Verilog而设计,可支持39种Ready/Valid交握通讯检查功能。如欲了解更多有关赛灵思采用AXI之应用,请浏览赛灵思之白皮书技术文章:AXI4 Interconnect Paves the Way to Plug-and-Play IP -http://www.xilinx.com/support/documentation/white_papers/wp379_AXI4_Plug_and_Play_IP.pdf。

第四代部分可重配置技术
目前PlanAhead已具备可支持Kintex-7与Virtex-7系列的部分可重配置功能。部分可重配置功能可在不间断逻辑功能运作同时,大幅修改逻辑模块。这代表设计者能使用Virtex-7或Kintex-7元件来建置弹性化系统、不但可以顺畅切换至各功能,并可以在系统运作时进行远端更新程序。部分可重配置功能还能让设计人员降低成本与设计规模,利用分时多工技术(time multiplexing缩减机板空间并减少位元流的储存量,使系统可采用更小或更少的元件。而更小与更少的元件亦可协助降低系统功耗,并替换掉那些会耗费大量功耗的运算作业,以尽量降低FPGA的动态功耗。今年稍后推出的ISE Design Suite 将加入Artix-7系列的支持功能,这将是赛灵思首次在同一个世代中为全系列的FPGA提供部分可重配置功能。

供应时程与售价
现已上市的ISE Design Suite 13,可支持所有ISE Editions版本,Logic Edition售价从2995美元起,可以支持32与64位元的Windows 7操作系统。客户可至赛灵思网站免费下载30天试用版的全功能评估版本。如欲立即获得ISE Design Suite 13软件,或想了解更多关于功耗与节省成本的设计方法,以及ISE Design Suite 13的各项关于生产力的创新介绍,请浏览网站:www.xilinx.com/tools/designtools.htm。

关于赛灵思
赛灵思公司(Xilinx, Inc.(NASDAQ: XLNX))是全球最完整可编程逻辑解决方案之领导厂商。欲获得更多关于赛灵思公司的信息,请浏览赛灵思公司网站: www.xilinx.com/tw。

- 新闻稿有效日期,至2011/08/07为止


联络人 :邱圣文
联络电话:(02) 2577-2100分机805
电子邮件:kevinsw.chiou@eraogilvy.com

上一篇:聚焦亚太LTE市场最具多样化的研讨会
下一篇:奥地利微电子产品获得Google Arduino原形平台采用

 
搜索本站


最新科技评论

共享经济:以人民的名义争夺流量入口 - 2017/06/18

视频网站的未来(三) PGC孵化IP,直播更接近长尾 - 2016/10/16

视频网站的未来(二)短视频适合往社交和工具发展 - 2016/10/09

视频网站的未来(一)长尾效应与头部效应无法兼顾 - 2016/10/02

大部分O2O 模式违反互联网经济特性 - 2015/02/08

融资是怎么回事(下)什么人能拿到投资 - 2015/01/04

融资是怎么回事(中)读懂投资人的唇语 - 2014/12/21

融资是怎么回事(上)融资是迭代的过程 - 2014/12/14

奢品服务业O2O 兴起,互联网创业者的新机会 - 2014/07/20

■ 订阅每日更新行业动态
RSS
RSS

当月行业动态

Information

 

 

 

 




个人.家庭.数字化 - 数位之墙

欲引用本站图文,请先取得授权。本站保留一切权利 ©Copyright 2008, DigitalWall.COM. All Rights Reserved.
Question ? Please mail to service@digitalwall.com

欢迎与本站链接!