回到首頁
個人.家庭.數位化 - 數位之牆



產業動態 賽靈思ISE Design Suite 13.2全面提升設計者的生產力
世紀奧美公關 本新聞稿發佈於2011/07/07,由發布之企業承擔內容之立場與責任,與本站無關

並針對Kintex-7與Vitex-7FPGA提供部分可重新配置功能 最新版本亦包括針對Virtex-7品質之提升,強化多項Planahead的功能及持續推展隨插即用IP計畫

 
■ 發布/輪播新聞稿 新聞稿直達14萬電子報訂戶刊登新聞稿:按此
 

全球可編程平台領導廠商美商賽靈思(Xilinx, Inc.(NASDAQ:XLNX))今日宣布發表ISE® Design Suite 13.2,可為28奈米7系列元件提供多方面支援,包括可支援最近推出已展示給客戶的Virtex(R)-7 VX485T元件。而且此款ISE Design Suite最新版本能讓採用Virtex®-7 2000T元件之設計方案提升25%效能,此元件是採用堆疊式矽晶互連技術所打造並內建業界密度最高的FPGA。此最新版ISE軟體針對PlanAhead™設計與分析工具加入多項改良功能,不但可支援Virtex-7 與Kintex™-7元件部分可重配置,並可提供整合前端至後端的專案管理環境,並針對採用Spartan®-6 FPGA、Virtex-6 FPGA以及所有三款7系列元件的設計方案提升其生產力,包括為低成本Artix™-7系列提供初期支援。

透過PlanAhead工具提升生產力
屢獲獎項的ISE Design Suite不但能為研發業者提供所需工具,以支援全球團隊合力研發模式,並能針對關鍵的設計因素快速提供回饋,並可運用XPower Estimator工具針對低功耗最佳化提供最佳策略,並可透過智慧時脈閘控技術,進行動態功耗調降 – 這些功能都可透過PlanAhead工具來達成。

PlanAhead工具從一款世界級I/O針腳規劃與布局工具,進化成一個可加快生產時程的全方位開發環境。PlanAhead工具充分整合前端至後端環境,在每個設計週期階段都能進行設計分析 – 包括RTL開發、IP整合、驗證、合成、布局與繞線等,最終結果可達成快速匯整在功耗、資源使用率、以及效能等方面之設計目標,並縮短設計修改所耗費之時間。

賽靈思公司軟體與工具行銷資深總監Tom Feist表示:「PlanAhead在生產力方面的一項重要優勢,就是將設計創作、分析、規劃、以及建置等功能緊密整合。傳統的FPGA流程中,僅在設計流程後期才會出現關鍵設計參數的回饋功能。包括合成、布局與繞線在內的執行階段,一直是賽靈思很重視的焦點,減少設計修改的次數,和加快研發流程一樣重要。前端的設計分析以及設計維護流程,可確保採用我們新款7系列元件的客戶,在每個執行步驟中都維持關鍵的時序狀態。」

PlanAhead工具的眾多強化功能包括新的時域互動報告、多國語言翻譯的工具說明提供、及針對7系列覆晶BGA(FFG)封裝的同步切換輸出技術(SSO) 支援。而XPower Estimator (XPE)工具也加入多項更新功能,讓研發業者能在高精準模式下預測元件耗電量、並可觀察賽靈思選擇台積電高介電層/金屬閘(HKMG)產品的高效能與低功耗製程,以及涵蓋各系列元件的統一FPGA架構所產生的影響,而且賽靈思也能在絕大多數的設計案中,為所有等級的FPGA提供同級中最低功耗之產品。如欲了解更多關於賽靈思在低功耗方面的優勢請瀏覽賽靈思網站:www.xilinx.com/power。

持續推動隨插即用IP計畫
為進一步支援賽靈思的隨插即用IP計畫,ISE Design Suite 13.2能在CORE Generator™系統中支援Advance eXtensible Interface (AXI) 互連介面,使設計者可以建置更高效能的點對點架構。而如果是設計團隊自行開發與AXI相容的IP,現在就能採用可選式的匯流排功能模組(AXI BFM) 進行IP驗證,藉以模擬AXI互連通訊協定,如此即可輕鬆確保所有介面的資料處理皆能正常運作(更多詳細訊息請參考下列網頁中的使用者指南:
AXI Bus Functional Model v1.1-http://www.xilinx.com/support/documentation/sw_manuals/xilinx13_1/ug783_axi_bfm.pdf)。
AXI BFM目前亦支援ISim、Cadence、Mentor、以及Synopsys的模擬器,使用者現在亦可透過Embedded Development Kit開發套件來存取AXI_PCIe核心,開始進行採用Virtex-6與Spartan-6 FPGA的設計方案。此外,Embedded Development Kit套件中的ChipScope™ AXIMonitor核心現在能監看AXI3介面的動態,並內含可選式的AXI Protocol Checker檢查工具。AXI Protocol Checker是針對ARM System Verilog而設計,可支援39種Ready/Valid交握通訊檢查功能。如欲了解更多有關賽靈思採用AXI之應用,請瀏覽賽靈思之白皮書技術文章:AXI4 Interconnect Paves the Way to Plug-and-Play IP -http://www.xilinx.com/support/documentation/white_papers/wp379_AXI4_Plug_and_Play_IP.pdf。

第四代部分可重配置技術
目前PlanAhead已具備可支援Kintex-7與Virtex-7系列的部分可重配置功能。部分可重配置功能可在不間斷邏輯功能運作同時,大幅修改邏輯模塊。這代表設計者能使用Virtex-7或Kintex-7元件來建置彈性化系統、不但可以順暢切換至各功能,並可以在系統運作時進行遠端更新程序。部分可重配置功能還能讓設計人員降低成本與設計規模,利用分時多工技術(time multiplexing縮減機板空間並減少位元流的儲存量,使系統可採用更小或更少的元件。而更小與更少的元件亦可協助降低系統功耗,並替換掉那些會耗費大量功耗的運算作業,以盡量降低FPGA的動態功耗。今年稍後推出的ISE Design Suite 將加入Artix-7系列的支援功能,這將是賽靈思首次在同一個世代中為全系列的FPGA提供部分可重配置功能。

供應時程與售價
現已上市的ISE Design Suite 13,可支援所有ISE Editions版本,Logic Edition售價從2995美元起,可以支援32與64位元的Windows 7作業系統。客戶可至賽靈思網站免費下載30天試用版的全功能評估版本。如欲立即獲得ISE Design Suite 13軟體,或想瞭解更多關於功耗與節省成本的設計方法,以及ISE Design Suite 13的各項關於生產力的創新介紹,請瀏覽網站:www.xilinx.com/tools/designtools.htm。

關於賽靈思
賽靈思公司(Xilinx, Inc.(NASDAQ: XLNX))是全球最完整可編程邏輯解決方案之領導廠商。欲獲得更多關於賽靈思公司的資訊,請瀏覽賽靈思公司網站: www.xilinx.com/tw。

- 新聞稿有效日期,至2011/08/07為止


聯絡人 :邱聖文
聯絡電話:(02) 2577-2100分機805
電子郵件:kevinsw.chiou@eraogilvy.com

上一篇:聚焦亞太LTE市場最具多樣化的研討會
下一篇:奧地利微電子產品獲得Google Arduino原形平台採用



 
搜尋本站


最新科技評論

我在中國工作的日子(十四)阿里巴巴敢給股票 - 2023/07/02

我在中國工作的日子(十三)上億會員怎麼管理 - 2023/06/25

我在中國工作的日子(十二)最好的公司支付寶 - 2023/06/18

我在中國工作的日子(十一)兩個女人一個男人 - 2023/06/11

我在中國工作的日子(十)千團大戰影音帶貨 - 2023/06/04

我在中國工作的日子(九)電視購物轉型電商 - 2023/05/28

我在中國工作的日子(八)那些從台灣來的人 - 2023/05/21

我在中國工作的日子(七)嘉丰資本擦身而過 - 2023/05/14

我在中國工作的日子(六)跟阿福有關的人們 - 2023/05/07

■ 訂閱每日更新產業動態
RSS
RSS

當月產業動態

Information

 

 


個人.家庭.數位化 - 數位之牆

欲引用本站圖文,請先取得授權。本站保留一切權利 ©Copyright 2023, DigitalWall.COM. All Rights Reserved.
Question ? Please mail to service@digitalwall.com

歡迎與本站連結!